2

通过S2C原型解决方案增强RISC-V生态系统

 4 weeks ago
source link: http://enterprise.pconline.com.cn/1733/17337008.html
Go to the source link to view the article. You can view the picture content, updated content and better typesetting reading experience. If the link is broken, please click the button below to view the snapshot at that time.

通过S2C原型解决方案增强RISC-V生态系统

50.png 佚名 整合编辑:王珂玥 发布于:2024-04-15 10:26

RISC-V的流行源于其开源框架,支持定制、可扩展性和减轻供应商锁定。在一个强大的社区的支持下,它的成本效益和全球采用使其对跨行业的硬件创新具有吸引力。

尽管RISC-V架构很受欢迎,但不断发展的RISC-V架构给设计和验证带来了挑战。一个重要的问题是RISC-V系统集成中潜在的碎片化。探索RISC-V微架构可能会导致各种变体彼此不兼容。此外,随着RISC-V生态系统的成熟,设计复杂性升级,需要增强验证程序。

S2C作为RISC-V国际的成员,在RISC-V生态系统中发挥着关键作用。让我们探讨一下S2C如何帮助芯片设计人员在不同的应用中优化和区分基于RISC-V处理器的S2C。

RISC-V的S2C FPGA原型解决方案的主要优点

S2C提供广泛的FPGA原型系统阵列,从桌面原型平台Prodigy Logic System到高性能企业原型解决方案Logic Matrix,满足RISC-V系统验证或演示的各种需求。无论设计的规模如何,都有多种选择来满足RISC-V的多样性。除了传统的分区方案外,S2C还提供了ChipLink IP,保证了高性能的AXI片对片分区。

强大的启动和调试方法提高了用户效率,包括通过以太网/USB/SD卡下载FPGA、UART/Virtual UART、基于以太网的AXI事务处理器和用于多FPGA (MDM)的自定义逻辑分析仪。

S2C还提供了一个实用程序,用于从PC下载操作系统和应用程序到FPGA的DDR4.

高带宽传输使软件启动速度更快,加快了运行时间。

通用分区和ChipLink

S2C提供通用TDM互连通信解决方案,不受IP逻辑规模和总线接口类型的限制。配置为25Gbps的线路速率,S2C的通用Serdes TDM IP可以为大型IP设计分区提供高达20MHz的TDM分区。它具有高达8K:1的多路复用比,可通过光纤电缆进行长距离数据通信,简化了大规模SoC原型设计的组网过程,且简单高效。

ChipLink是一种基于轴的分区解决方案,可促进多核SoC验证。这种低延迟的AXI芯片到芯片IP有效地跨多个FPGA连接RISC-V内核和外设。S2C的ChipLink AXI IP具有高速度和低延迟,支持AXI DATA_WIDTH高达1024位。每个bank最多可容纳四套AXI协议。它具有多个Serdes线路速率,包括12.5G, 16.25G, 20.625G和25G,可在多核处理器之间实现100MHz的通信。

通过广泛的原型工具加强

S2C提供了一套全面的工具来促进和优化RISC-V SoC设计验证。值得注意的是,Prototype Ready IP具有超过90个易于部署的子卡,简化了原型设置并显着减少了初始化时间和精力。

此外,S2C的多维原型软件Prodigy PlayerPro-RT支持通过USB、以太网和SD卡接口无缝下载FPGA/Die。除了下载之外,PlayerPro-RT还提供实时硬件监控,远程系统管理和广泛的硬件自测功能,确保顺利有效的验证过程。

S2C进一步增强了验证,包括高带宽AXI处理器,Prodigy ProtoBridge,以高达4000MB/s的PCIe速度促进PC和FPGA原型之间快速高效的数据传输。通过提供高带宽和快速读写能力,ProtoBridge显著提高了设计效率。

在RISC-V SoC开发的竞争领域,差异化是至关重要的。S2C原型解决方案是一个值得信赖的盟友,为验证和演示提供了一个简化的途径,使开发人员能够放大他们的soc的独特价值主张。

原文《Enhancing the RISC-V Ecosystem with S2C Prototyping Solution》


About Joyk


Aggregate valuable and interesting links.
Joyk means Joy of geeK